专利名称
申请号或专利号
公开号
专利摘要
申请人
发明人
全部专利
发明专利
实用新型专利
外观设计专利
排序方式:
按相关度排序
当前查询到
36
条专利与查询词 "
北京腾凌科技有限公司
"相关,搜索用时0.3125秒!
发明专利:
31
实用新型:
0
外观设计:
5
共
31
条,当前第
1-10
条
下一页
最后一页
返回搜索页
1:
[发明]
一种数据读写方法以及主板
申请号:
201510542803.4
公开号:CN105183374A 主分类号:
申请人:
北京腾凌科技有限公司
申请日:2015.08.28 公开日:2015.12.23
发明人:
田野
摘要:本申请提供一种主板,应用于存储服务器,所述主板包括CPU、基于FPGA的数据读写模块、内存;基于FPGA的数据读写模块与CPU以及存储服务器的磁盘阵列分别相连接;内存与基于FPGA的数据读写模块相连接;基于FPGA的数据读写模块,用于接收CPU下发的读写IO请求,对所述读写IO请求进行解析获取对应的读写地址,并判断获取到所述读写地址是否命中所述内存中预设的热点数据库中的地址索引;当获取到的所述读写地址命中预设的热点数据库中的地址索引时,基于所述热点数据库中的热点数据在本地执行与所述读写IO请求对应的读写操作。本主板可以提高热点数据的访问速度以及存储服务器的整体读写性能。
详细信息
下载全文
2:
[发明]
一种数据读写方法以及主板
申请号:
201510543927.4
公开号:CN105138469A 主分类号:
申请人:
北京腾凌科技有限公司
申请日:2015.08.28 公开日:2015.12.09
发明人:
孟祥
摘要:本申请提供一种主板,所述主板包括基于FPGA的数据读写模块、内存以及业务口;所述内存与所述基于FPGA的数据读写模块相连接;所述业务口通过所述数据读写模块与所述存储服务器的磁盘阵列相连接;其中:所述基于FPGA的数据读写模块,用于从所述业务口接收读写IO请求,并将接收到的读写IO请求下发至所述磁盘阵列;当所述磁盘阵列执行与所述读写IO请求对应的读写操作后,所述基于FPGA的数据读写模块进一步用于接收所述磁盘阵列返回的与所述读写操作对应的执行结果,并将所述执行结果通过所述业务口发送给所述读写IO请求的发起端主机。本主板可以提高存储服务器的整体性能。
详细信息
下载全文
3:
[发明]
重启状态的确定方法及装置
申请号:
201710016512.0
公开号:CN106685765A 主分类号:H04L12/26(2006.01)I
申请人:
北京腾凌科技有限公司
申请日:2017.01.10 公开日:2017.05.17
发明人:
杨森
摘要:本申请提供一种重启状态的确定方法及装置,所述方法包括:在确定远程主机需要进行重启时,生成重启命令,并向远程主机发送重启命令;以预设周期,向远程主机周期性发送探测请求消息;当接收到远程主机返回的探测请求响应消息时,停止执行以预设周期,向远程主机周期性发送探测请求消息的过程,确定远程主机重启完成。本申请通过周期性的向远程主机发送探测请求消息,以探测远程主机是否重启完成,从而可以自动并实时的获得远程主机的重启状态,并且操作也简单,不需要消耗任何人力成本,进而提升了用户体验。
详细信息
下载全文
4:
[发明]
业务恢复方法及装置
申请号:
201710029465.3
公开号:CN106681865A 主分类号:G06F11/14(2006.01)I
申请人:
北京腾凌科技有限公司
申请日:2017.01.16 公开日:2017.05.17
发明人:
张萌
摘要:本申请提供一种业务恢复方法及装置,所述方法包括:在存储设备出现故障之前,将本设备运行的业务对应的业务配置数据写入到备份文件;将备份文件发送至管理设备,以使管理设备将备份文件存储到指定的存储介质中;在本设备故障恢复之后,接收来自管理设备的备份文件;根据备份文件中的业务配置数据恢复对应的业务。本申请在存储设备出现故障并恢复之后,通过备份文件中的业务配置数据执行命令可以恢复原有业务环境,不需要管理设备重新创建存储设备的业务,确保了存储系统原有业务的持续性,进而提升了用户的使用体验。
详细信息
下载全文
5:
[发明]
链路选择方法及装置
申请号:
201710046622.1
公开号:CN106708445A 主分类号:G06F3/06(2006.01)I
申请人:
北京腾凌科技有限公司
申请日:2017.01.19 公开日:2017.05.24
发明人:
宋文革
摘要:本申请提供一种链路选择方法及装置,所述方法包括:确定链路的链路状态以及确定所述链路的当前使用频次;将链路状态表示可正常工作并且当前使用频次最低的链路确定为目标链路;通过所述目标链路将待传输数据发送至目标硬盘。应用该方法,可以实现提高容错率,并且提高链路的利用率以及传输速率,从而有效提升存储服务器的整体读写性能。
详细信息
下载全文
6:
[发明]
一种固态硬盘的替换方法及装置
申请号:
201710051441.8
公开号:CN106844109A 主分类号:G06F11/16(2006.01)I
申请人:
北京腾凌科技有限公司
申请日:2017.01.23 公开日:2017.06.13
发明人:
朱周颖
摘要:本发明提供一种固态硬盘的替换方法及装置,所述方法包括:接收读写请求后,如果目标存储盘关联有重定向标识,且地址映射关系列表包含第一扇区地址的映射关系,则该映射关系确定第二扇区地址,并重定向读写请求至第二扇区地址;若不包含,则重定向写请求至在备用盘申请的扇区地址,保存第一扇区地址与申请扇区地址的映射关系;加入替换盘后,将目标存储盘的数据及备用盘中目标存储盘的数据先后同步到替换盘;将目标存储盘的身份标识分配给替换盘。本发明实施例在存储系统中引入备用盘,通过将指向存储盘的部分读写请求重定向至备用盘,将存储盘和备用盘的数据同步至替换盘。在未对存储盘数据进行预先备份的情况下,即实现了中对存储盘的在线替换。
详细信息
下载全文
7:
[发明]
数据传输方法及装置
申请号:
201710087230.X
公开号:CN106844245A 主分类号:G06F13/16(2006.01)I
申请人:
北京腾凌科技有限公司
申请日:2017.02.17 公开日:2017.06.13
发明人:
刘霄霄
摘要:本申请提供一种数据传输方法及装置,方法包括:DMA控制器接收PCIE设备发送的数据传输请求;根据数据传输请求携带的第二存储空间的基地址从存储器中获取第三存储空间的基地址;根据第三存储空间的基地址和数据传输请求携带的读写标识向所述存储器中的第三存储空间读或者写数据。本申请不经过CPU的直接控制,即可通过DMA控制器实现PCIE设备与存储器的数据传输,将CPU解放出来以用于进行其它处理,进而提高了数据传输效率。此外,PCIE设备与存储器之间是通过携带有可DMA的第二存储空间的基地址的数据传输请求实现的数据传输过程,并不涉及PCIE总线地址与存储空间内存地址的映射转换,因此可进一步提高数据传输效率。
详细信息
下载全文
8:
[发明]
一种数据处理方法、指令生成装置和数据读写装置
申请号:
201810384588.3
公开号:CN108595269A 主分类号:G06F9/50(2006.01)I
申请人:
北京腾凌科技有限公司
申请日:2018.04.26 公开日:2018.09.28
发明人:
王雪彤
摘要:本申请提供一种数据处理方法、指令生成装置和数据读写装置,执行在指令生成装置中的方法包括:确定目标数据所要占据的存储单元的数量;比较所要占据的存储单元的数量与数据条带中包括的存储单元的数量,以生成控制指令,其中,数据条带为目标数据将要存储到的数据条带;将目标数据和控制指令发送给数据读写装置,在采用上述处理方式后,由于是由数据读写装置对目标数据进行异或运算的,因此可以降低CPU的数据处理量,从而有利于降低CPU的占用率,进而有利于提高CPU处理数据的速度。
详细信息
下载全文
9:
[发明]
数据传输方法及装置
申请号:
201811055110.2
公开号:CN108900365A 主分类号:H04L12/24(2006.01)I
申请人:
北京腾凌科技有限公司
申请日:2018.09.11 公开日:2018.11.27
发明人:
杨开放
摘要:本申请提供一种数据传输方法及装置,方法包括:预先为宽端口包含的每个PHY配置不同的SAS地址,并利用各个PHY的SAS地址与对端SAS设备建立链路;在接收到外部输入的业务请求时,为所述业务请求分配一个PHY,并为该PHY标记所述业务请求携带的业务类型;将所述业务请求通过该PHY对应的链路发送至对端SAS设备;当通过该PHY接收到业务响应时,直接根据为该PHY标记的业务类型处理所述业务响应,无需执行查找过程,从而可以提高SAS设备的处理性能。
详细信息
下载全文
10:
[发明]
数据传输方法及装置
申请号:
201811068363.3
公开号:CN109344097A 主分类号:G06F13/16(2006.01)I
申请人:
北京腾凌科技有限公司
申请日:2018.09.13 公开日:2019.02.15
发明人:
刘云
摘要:本申请提供一种数据传输方法及装置,方法应用于存储控制器,存储控制器上设有FPGA,FPGA与对端存储控制器中的FPGA通过XAUI互联,方法包括:获取待下刷数据,将待下刷数据写入第一内存;通过FPGA,以DMA方式读取所述第一内存中的待下刷数据,并将读取的待下刷数据通过所述XAUI发送至对端存储控制器中的FPGA,从而无需经过CPU控制实现两个存储控制器之间的数据传输,由于FPGA只用于进行数据传输,因此可以提高两个存储控制器之间的数据传输效率。又由于两个存储控制器中的FPGA是通过XAUI实现的数据传输,而XAUI具有高带宽、低延时的数据传输特点,因此可以进一步提高两个存储控制器之间的数据传输效率。
详细信息
下载全文
共
31
条,当前第
1-10
条
下一页
最后一页
返回搜索页
©2025
Patent9.com
All rights reserved.
蜀ICP备06009422号