全部专利 发明专利 实用新型专利 外观设计专利
排序方式:
当前查询到190条专利与查询词 "江苏卓胜微电子有限公司"相关,搜索用时0.25秒!
发明专利:133实用新型: 57外观设计: 0
133 条,当前第 1-10 条 下一页 最后一页 返回搜索页
申请号:201510339039.0 公开号:CN104935538A 主分类号:
申请人:江苏卓胜微电子有限公司 申请日:2015.06.17 公开日:2015.09.23
发明人:蒋朱成
摘要:本发明涉及一种低复杂度的GFSK符号间干扰抵消处理方法及装置,其包括如下步骤:步骤1、信号ym+1经第二延时器延时后以得到信号ym,且由第一符号判决器判决后输出sign(ym+1);步骤2、第一加法器将sign(ym+1)与信号rm-1进行累加,以得到第一累加值;步骤3、第一乘法器将第一累加值、自动估计参数h_Est进行乘积,以得到第一乘积值;步骤4、第二乘法器将第一乘积值、码元干扰可调整参数Hm1进行乘积,以得到第二乘积值;步骤5、第二加法器对第二乘积值、信号ym进行作差,以得到第二累加值;步骤6、将第二加法器输出的第二累加值传输至第二符号判决器内,以通过第二符号判决器进行符号判决得到判决输出信号rm。本发明具有较好的解调能力,实现结构简单的判决反馈结构,适应范围广。
详细信息 下载全文

申请号:201510681044.X 公开号:CN105281680A 主分类号:
申请人:江苏卓胜微电子有限公司 申请日:2015.10.19 公开日:2016.01.27
发明人:刘文永
摘要:本发明涉及一种带有开关的低噪声放大器及射频信号放大方法,其包括增益级电路,包含与待放大射频信号数量一致的放大器,所述放大器与射频信号一一对应,以能对每路射频信号进行独立放大;放大选择开关电路,与增益级电路连接,能根据待放大的射频信号选择增益级电路内的放大器,以使得所述增益级电路内选择确定的放大器能对所述射频信号进行放大;负载电路,用于接收经增益级电路放大后的射频输出信号,并形成将经增益级电路放大后的射频输出信号输出的射频信号放大输出端。本发明结构紧凑,同时实现射频开关以及低噪声放大的能力,减少占用面积,降低寄生影响,适应范围广,安全可靠。
详细信息 下载全文

申请号:201610701589.7 公开号:CN106209048A 主分类号:H03K17/693(2006.01)I
申请人:江苏卓胜微电子有限公司 申请日:2016.08.22 公开日:2016.12.07
发明人:周正;唐壮;叶鹏
摘要:本发明公开了一种组合拆分射频开关,射频开关包括开关阵列、逻辑阵列、电源管理模块和接口模块;所述开关阵列由至少一个开关支路级联而成;所述开关支路由至少一个开关管连接而成;所述开关管包括至少一个开关管单元;若开关管包括多个开关管单元,则多个开关管单元的连接方式为串联、并联或者多个开关管单元先串联为一组开关管单元支路,多组开关管单元支路并联;逻辑阵列由至少两个逻辑阵列的基本单元连接而成。本发明能够灵活配置,通过组合拆分的方法,配置成不同掷数,不同功率要求的开关,更可以实现更加复杂的逻辑控制,组合成不同功率,插损,隔离,掷数需求的开关。
详细信息 下载全文

申请号:201810343400.0 公开号:CN108334150A 主分类号:G05F1/577(2006.01)I
申请人:江苏卓胜微电子股份有限公司 申请日:2018.04.17 公开日:2018.07.27
发明人:刘文永
摘要:本发明实施例公开了一种偏置电路及基于GaAs PHEMT工艺的集成模块。其中,偏置电路包括:L级偏置单元;第i级偏置单元的输出端与第i‑1级偏置单元的输入端电连接;第L级偏置单元的输入端与电源电压输出端电连接;第1级偏置单元的输出端与偏置电路的输出端电连接;每级偏置单元包括串联连接的分压电阻和至少一个N型晶体管;每个N型晶体管的栅极与漏极电连接;任意一级偏置单元的输出电压与输入电压成1/2次幂的关系,L级偏置单元的设置,能够降低电源电压对偏置电路输出电压的影响。本发明实施例提供的技术方案,可解决现有GaAs PHEMT工艺的偏置电路输出的偏置电压易受电源电压影响的问题。
详细信息 下载全文

申请号:201810344735.4 公开号:CN108321781A 主分类号:H02H9/02(2006.01)I
申请人:江苏卓胜微电子股份有限公司 申请日:2018.04.17 公开日:2018.07.24
发明人:刘文永
摘要:本发明实施例公开了一种ESD保护电路及基于GaAs PHEMT工艺的集成模块。其中,ESD保护电路包括:动态监测电路和电流泄放通路;动态监测电路包括至少一个串联连接正向钳位二极管、电阻和反向钳位二极管;至少一个正向钳位二极管中的第一个正向钳位二极管的正极与电压输入端电连接,至少一个正向钳位二极管中的最后一个正向钳位二极管的负极与电阻的第一端电连接,并与电流泄放通路的控制端电连接;电阻的第二端与地端电连接;反向钳位二极管的负极与电阻的第一端电连接,正极与电阻的第二端电连接。本发明实施例提供的技术方案,可解决
详细信息 下载全文

申请号:201810603036.7 公开号:CN108718192A 主分类号:H03K5/153(2006.01)I
申请人:江苏卓胜微电子股份有限公司 申请日:2018.06.12 公开日:2018.10.30
发明人:朱诗宁
摘要:本发明实施例公开了一种数据信号检测装置、MIPI RFFE设备及系统,数据信号检测装置包括:两个采集电路以及选择输出电路;第一采集电路的第一输入端与第二采集电路的第二输入端相连,第一采集电路的第二输入端与第二采集电路的第一输入端相连;两个采集电路的输出端与选择输出电路的输入端相连;采集电路,使用第一输入端接收信号对第二输入端接收信号进行采集,验证采集信号是否符合数据信号特点;选择输出电路,在接收的采集信号及无效信号中选择输出采集信号。通过数据信号检测装置构造的MIPI RFFE的从设备充分考虑到了各种异常情况,可以有效解决MIPI RFFE系统中两个相同MIPI RFFE从设备的总线冲突问题。
详细信息 下载全文

申请号:201810812560.5 公开号:CN108807343A 主分类号:H01L23/58(2006.01)I
申请人:江苏卓胜微电子股份有限公司 申请日:2018.07.23 公开日:2018.11.13
发明人:周正
摘要:本发明公开了一种射频开关芯片。该射频开关芯片包括:低通滤波器,低通滤波器包括至少一个第一滤波元件、至少两个第二滤波元件和部分键合线,至少部分第一基板上,至少部分第二滤波元件集成在开关管芯上;其中,第二滤波元件通过键合线与第一滤波元件电连接,低通滤波器内的键合线在基板上的垂直投影位于第一滤波元件上,且与部分第一滤波元件之间存在互感。本发明解决了现有的射频开关芯片的体积大的问题,巧妙地利用键合线和基板上第一滤波元件之间的互感,使各滤波元件更容易集成,设计结构紧凑,体积小,从而提高了移植性性能,适应范围更广,成本更低。
详细信息 下载全文

申请号:201811377573.0 公开号:CN109144920A 主分类号:G06F13/38(2006.01)I
申请人:江苏卓胜微电子股份有限公司 申请日:2018.11.19 公开日:2019.01.04
发明人:汪伟江
摘要:本发明公开一种基于片外电压的芯片控制字产生电路,包括芯片内部电路和芯片外部电路;芯片内部电路包括模数转换电路和逻辑控制模块;芯片外部电路包括片外模拟电压产生电路;模数转换电路的一端连接逻辑控制模块,另一端通过芯片的输入输出端口连接片外模拟电压产生电路。本发明通过改变片外模拟电压产生电路的电路参数输出不同的电压信号给模数转换电路,模数转换电路根据不同的电压信号产生不同的控制字,该控制字可以改变逻辑控制模块寄存器地址或寄存器初始值,解决同时使用多个相同芯片时,主机无法对这些相同芯片进行识别的问题;该控制字也可以通过逻辑控制模块控制芯片产生不同的功能或者控制芯片的开启或者关闭,实现芯片的功能扩展。
详细信息 下载全文

申请号:201811378385.X 公开号:CN109302203A 主分类号:H04B1/40(2015.01)I
申请人:江苏卓胜微电子股份有限公司 申请日:2018.11.19 公开日:2019.02.01
发明人:汪伟江
摘要:本发明公开一种射频前端端口复用电路,包括射频端口和控制端口;所述控制端口的一端与控制信号输入端连接,另一端与射频端口、射频前端设备的被复用端口连接,所述被复用端口与射频前端设备的内部电路连接。本发明将射频前端设备的一个端口复用为一个射频端口和一个控制端口,实现了同一个端口两个应用,使射频前端设备的原有端口在作为正常射频通路的前提下还可以充当控制端口使用,采用本发明可以同时对射频前端设备的多个端口进行复用,有效解决了随着射频前端设备面积越来越小,功能越来越复杂,端口数量不够的问题。
详细信息 下载全文

申请号:201811548124.8 公开号:CN109449126A 主分类号:H01L23/31(2006.01)I
申请人:江苏卓胜微电子股份有限公司 申请日:2018.12.18 公开日:2019.03.08
发明人:阚旭友
摘要:本发明实施例提供了一种电子器件及其制备方法、电子装置,该电子器件的电路基板具有电路连接面,该电路连接面具有工作区和围绕工作区的边缘区;在电路基板的电路连接面的工作区设置有至少一个功能模块,同时在电路基板的电路连接面的边缘区设置有边缘凸起结构,并在功能模块和至少部分边缘凸起结构上覆盖封装结构。本发明实施例通过在电路基板的电路连接面的边缘区设置有边缘凸起结构,减小边缘区与工作区之间的高度差,从而缓解边缘区覆盖封装结构的滑塌现象,改善电子器件的外观,提高电子器件可靠性。
详细信息 下载全文

133 条,当前第 1-10 条 下一页 最后一页 返回搜索页
©2025 Patent9.com All rights reserved.蜀ICP备06009422号