全部专利 发明专利 实用新型专利 外观设计专利
排序方式:
当前查询到38条专利与查询词 "萨博吉特·辛格"相关,搜索用时0.109375秒!
发明专利:38实用新型: 0外观设计: 0
38 条,当前第 1-10 条 下一页 最后一页 返回搜索页
申请号:201580082097.8 公开号:CN107852732A 主分类号:H04W72/08(2006.01)I
申请人:英特尔公司 申请日:2015.12.21 公开日:2018.03.27
摘要:系统和方法提供了用于HetNet中进行承载分离的快速且公平的分布式资源分配的实施例。分布式公平资源分配可以由HetNet的每个基站以独立的方式来执行。可以在集中式网络实体处执行集中式资源分配修改,以增强分布式公平资源分配实施例或其他分布式资源分配方法的结果。
详细信息 下载全文

申请号:201680034448.2 公开号:CN108136201A 主分类号:A61N5/10(2006.01)I
申请人:爱可瑞公司 申请日:2016.03.21 公开日:2018.06.08
摘要:一种成像系统中进行环境光抑制的方法(400),包括:用设置在多叶准直器(MLC)的壳体内的照明系统的第一光照亮MLC的叶片;通过MLC的孔接收在MLC的壳体内的环境光;使用具有位于MLC的壳体内的光学元件的成像系统捕获用第一光和环境光照亮的MLC的叶片的第一图像;通过处理设备抑制第一图像中的环境光以生成MLC的叶片的第二图像;以及检测在第二图像中的MLC的叶片的特性。
详细信息 下载全文

申请号:201680084630.9 公开号:CN109075845A 主分类号:H04B7/06(2006.01)I
申请人:英特尔公司 申请日:2016.06.23 公开日:2018.12.21
摘要:描述了可操作用于在无线网络上与UE(120、403)进行通信的eNB(110、401),包括一个或多个处理器。一个或多个处理器可以生成分别对应于多个第一eNB发送和接收扇区的多个主同步信号传输(410),并且可以生成分别对应于多个第二eNB发送和接收扇区的多个辅同步信号传输(420)。多个第一eNB发送和接收扇区的平均波束宽度可以小于多个第二eNB发送和接收扇区的平均波束宽度。
详细信息 下载全文

申请号:201680086066.4 公开号:CN109155658A 主分类号:H04B7/06(2006.01)I
申请人:英特尔公司 申请日:2016.06.23 公开日:2019.01.04
摘要:讨论了用于极快联合UE(用户设备)和BS(基站)波束自适应的技术。一个示例实施例包括UE的一个或多个处理器,其被配置为:处理由收发器电路经由具有宽波束和低增益的一级UE扇区或具有窄波束和高增益的多个二级UE扇区中的一个或多个从演进节点B(eNB)接收的物理下行链路控制信道(PDCCH);基于处理后的PDCCH,测量所述多个二级UE扇区中的每个二级UE扇区的关联路径质量,其中所述多个二级UE扇区包括主要二级UE扇区;决定用所述多个二级UE扇区中的不同的二级UE扇区替换主要二级UE扇区;生成请求eNB更新与主要二级UE扇区相关联的二级eNB扇区的消息;以及将该消息输出到收发器电路以发送到eNB。
详细信息 下载全文

申请号:201680086744.7 公开号:CN109314901A 主分类号:H04W36/08(2009.01)I
申请人:英特尔公司 申请日:2016.07.13 公开日:2019.02.05
摘要:实施例涉及在无线网络上与演进节点B(eNB)通信的用户设备(UE),该UE包括一个或多个处理器,用于:至少与第一锚定eNB和第二助推eNB连接/通信;维持UE与无线网络的无线电接入网之间的多个无线电接入网通信链路,其中,UE与无线网络的无线电接入网之间的所述多个无线电接入网通信链路包括至少一个主通信链路和至少一个辅通信链路;当确定至少一个主通信链路丢失时,从主动地使用至少一个主通信链路发送和接收UE的数据切换到主动地使用至少一个辅通信链路发送和接收UE的数据。可以描述/请求保护其他实施例。
详细信息 下载全文

申请号:201710478536.8 公开号:CN107527660A 主分类号:G11C29/00
申请人:ARM;有限公司 申请日:2017.06.21 公开日:2017.12.29
摘要:本文描述的各种实现涉及集成电路。集成电路可以包括设置在集成电路的第一区域中的第一存储器单元阵列。第一存储器单元阵列包括第一存储器单元。集成电路可以包括设置在集成电路的与第一区域不同的第二区域中的第二存储器单元阵列。第二存储器单元阵列包括与第一存储器单元分离的冗余存储器单元。
详细信息 下载全文

7:[发明] 读取辅助电路
申请号:201710778617.X 公开号:CN107799144A 主分类号:G11C11/419(2006.01)I
申请人:ARM 有限公司 申请日:2017.09.01 公开日:2018.03.13
摘要:本文描述的各种实现涉及集成电路。集成电路可以包括用于将位线预充电到源电压电平的预充电电路。集成电路可以包括写入辅助电路,所述写入辅助电路具有用于向位线中的至少一个提供写入辅助信号的电荷存储元件。集成电路可以包括读取辅助电路,所述读取辅助电路具有用于在位线、预充电电路和写入辅助电路的电荷存储元件之间提供电荷共享的开关元件。
详细信息 下载全文

申请号:201780090126.4 公开号:CN110622560A 主分类号:H04W36/00
申请人:英特尔公司 申请日:2017.04.28 公开日:2019.12.27
摘要:一种装置被配置为用在一个或多个节点内。该装置包括控制电路。控制电路被配置为执行自适应排名来基于自适应排名标准生成波束对的替换排名集合,其中自适应排名标准包括切换时延和预测质量,并且选择波束对的替换排名集合中的替换波束对。
详细信息 下载全文

申请号:202010114254.1 公开号:CN111610773A 主分类号:G05B23/02
申请人:霍尼韦尔国际公司 申请日:2020.02.24 公开日:2020.09.01
摘要:本发明题为“检测输入/输出(I/O)回路中的回路电阻和泄漏电流”。本发明公开了一种方法,包括获取(604)耦接到I/O回路(114)的现场设备(102,204)的端子(216)上的电压的不同测量结果。电压测量结果与流过I/O回路的对应回路电流相关联。该方法还包括使用电压测量结果和回路电流来识别(606)I/O回路的基线回路电阻测量结果。该方法还包括获取(610)现场设备的端子上的电压的附加测量结果。附加电压测量结果与流过I/O回路的附加对应回路电流相关联。该方法还包括使用附加电压测量结果和附加回路电流来识别(612)I/O回路的附加回路电阻测量结果。此外,该方法包括基于基线回路电阻测量结果和附加回路电阻测量结果来检测(614‑616)I/O回路的问题。
详细信息 下载全文

申请号:202180099910.8 公开号:CN117561704A 主分类号:H04L41/0631
申请人:瑞典爱立信有限公司 申请日:2021.07.09 公开日:2024.02.13
摘要:本文描述的实施例涉及用于确定用于网络环境中的主要事件的根本原因分析的第一因果图的方法和装置。一种在装置中实现的方法包括:获得(302)第一数据集,其中第一数据集中的每个条目包括表示网络环境的多个特征的值,其中多个特征包括表示主要事件的主要特征;对于多个特征的第一子集中的每个第一特征,对第一数据集执行(304)独立性测试以确定第一特征与主要特征之间的关系;对于第一子集中的独立性测试指示与主要特征的依赖关系的每个第一特征,对第一数据集执行(306)独立性测试以确定第一特征与多个特征的第二子集中的每个第二特征之间的关系;以及基于执行独立性测试的步骤的结果,确定(308)第一因果图中主要事件的至少一个根本原因与主要特征之间的一个或多个路径。
详细信息 下载全文

38 条,当前第 1-10 条 下一页 最后一页 返回搜索页
©2025 Patent9.com All rights reserved.蜀ICP备06009422号