全部专利 发明专利 实用新型专利 外观设计专利
排序方式:
当前查询到97条专利与查询词 "郭有策"相关,搜索用时0.109375秒!
发明专利:57实用新型: 39外观设计: 1
57 条,当前第 11-20 条 首页 上一页 下一页 最后一页 返回搜索页
申请号:201810523016.9 公开号:CN110544499A 主分类号:G11C11/417
申请人:联华电子股份有限公司 申请日:2018.05.28 公开日:2019.12.06
摘要:本发明公开一种静态随机存取存储器结构,其主要包含一第一反相器包含一第一下拉晶体管以及一第一上拉晶体管、一第二反相器包含一第二下拉晶体管以及一第二上拉晶体管、一第一传导晶体管耦接于该第一反相器以及一第二传导晶体管耦接于该第二反相器。其中第一反相器耦接于一第一穿隧磁阻(tunnel magnetoresistance,TMR)结构而第二反相器耦接于一第二穿隧磁阻结构。
详细信息 下载全文

申请号:201810777449.7 公开号:CN110729013A 主分类号:G11C15/04
申请人:联华电子股份有限公司 申请日:2018.07.16 公开日:2020.01.24
摘要:本发明公开一种用于三态内容寻址存储器的控制电路。该三态内容寻址存储器的控制电路包括第一逻辑单元及第二逻辑单元。第一逻辑单元耦接于第一存储单元、第二存储单元、第一查找线、第二查找线,参考电压端及匹配线。第二逻辑单元耦接于所述第一存储单元、所述第二存储单元、所述第一查找线、所述第二查找线、第一供电线及第二供电线。当所述第一查找线及所述第二查找线的电压匹配于所述第一存储单元及所述第二存储单元的电压时,所述第二逻辑单元提供路径使所述第一供电线电性连接于所述第二供电线。
详细信息 下载全文

申请号:201910408706.4 公开号:CN111951850A 主分类号:G11C15/04
申请人:联华电子股份有限公司 申请日:2019.05.16 公开日:2020.11.17
摘要:本发明提供一种双端口三态内容可寻址存储器及其布局图案及存储器装置。该双端口三态内容可寻址存储器可包含一第一存储单元、一第二存储单元、一组第一搜寻端子、一组第二搜寻端子、一第一比较电路、一第二比较电路、一第一匹配端子以及一第二匹配端子,其中该第一比较电路分别耦接至该第一存储单元、该第二存储单元、该组第一搜寻端子以及该第一匹配端子,而该第二比较电路分别耦接至该第一存储单元、该第二存储单元、该组第二搜寻端子以及该第二匹配端子。另外,第一搜寻数据以及第二搜寻数据可同时被输入至该双端口三态内容可寻址存储器以供判断该第一搜寻数据以及该第二搜寻数据是否与该双端口三态内容可寻址存储器中的内容数据匹配。
详细信息 下载全文

申请号:202010606738.8 公开号:CN111863069A 主分类号:G11C11/413
申请人:联华电子股份有限公司 申请日:2015.06.17 公开日:2020.10.30
摘要:本发明公开一种八晶体管静态随机存取存储器(8T‑SRAM)的布局图案与形成方法,其布局图案包含一第一扩散区、一第二扩散区以及一第三扩散区位于一基底上,其中该第三扩散区与该第一扩散区之间存在有一极限间距区,且该极限间距区直接接触该第一扩散区与该第三扩散区,以及一第一增设扩散区、一第二增设扩散区与一第三增设扩散区,分别沿着该第一扩散区、该第二扩散区与该第三扩散区的外围排列,并分别直接接触该第一扩散区、该第二扩散区与该第三扩散区,其中该增设扩散区不位于该极限间距区的范围内。
详细信息 下载全文

申请号:202011449934.5 公开号:CN112489701A 主分类号:G11C5/02
申请人:联华电子股份有限公司 申请日:2017.09.22 公开日:2021.03.12
摘要:本发明公开一种静态随机存取存储器组成的存储器元件,其含六晶体管静态随机存取内存单元,包含一第一反向器,包含有一第一上拉晶体管,一第一下拉晶体管以及一第一存储节点,一第二反向器,包含有一第二上拉晶体管,一第二下拉晶体管以及一第二存储节点,其中该第一存储节点与该第二上拉晶体管的一栅极以及该第二下拉晶体管的一栅极连接,一切换晶体管,与该第二存储节点、该第一上拉晶体管的一栅极以及该第一下拉晶体管的一栅极连接,以及一存取晶体管,与该第一上拉晶体管的一栅极以及该第一下拉晶体管的一栅极连接,其中该切换晶体管的一栅极与该存取晶体管的一栅极彼此不直接相连。
详细信息 下载全文

申请号:202110095452.2 公开号:CN114792540A 主分类号:G11C11/411
申请人:联华电子股份有限公司 申请日:2021.01.25 公开日:2022.07.26
摘要:本发明公开一种三态内容可定址存储器与双端口静态随机存取存储器,其包括存储单元以及两晶体管。存储单元包括沿着第一方向延伸的第一主动区、第二主动区、第三主动区与第四主动区、以及沿着第二方向延伸的第一栅极线、第二栅极线、第三栅极线与第四栅极线。第一栅极线横跨第三主动区与第四主动区,第二栅极线横跨第四主动区,第三栅极线横跨第一主动区,且第四栅极线横跨第一主动区与第二主动区。晶体管电连接到存储单元,其中晶体管与存储单元沿着第一方向排列。
详细信息 下载全文

申请号:202110942754.9 公开号:CN113764354A 主分类号:H01L21/8244
申请人:联华电子股份有限公司 申请日:2017.09.20 公开日:2021.12.07
摘要:本发明公开一种静态随机存取存储元件的制作方法,其步骤包含在一存储单元上形成两个作为载入晶体管的P通道栅、两个作为驱动晶体管的N通道栅、以及两个作为存取晶体管的N通道栅。在一虚置单元上形成至少一第一虚置栅,该第一虚置栅位于该基底上并邻近其中一该作为存取晶体管的N通道栅。在该存储单元上形成一位线节点,该位线节点位于该第一虚置栅与该作为存取晶体管的N通道栅之间。在该虚置单元上形成一金属层电连接至该第一虚置栅以及一接地电压。以及在该虚置单元上形成一第二虚置栅,该第二虚置栅邻近该第一虚置栅,且该第二虚置栅与其中一该作为载入晶体管的P通道栅以及该作为驱动晶体管的N通道栅以该位线节点为中心对称。
详细信息 下载全文

申请号:202110942757.2 公开号:CN113764422A 主分类号:H01L27/11
申请人:联华电子股份有限公司 申请日:2017.09.20 公开日:2021.12.07
摘要:本发明公开一种静态随机存取存储元件。此静态随机存取存储元件是由存储单元中两个作为载入晶体管的P通道栅极、两个作为驱动晶体管的N通道栅极、以及两个作为存取晶体管的N通道栅极所组成。作为存取晶体管的N通道栅极附近会设置一第一虚置栅极,该两者间隔有一位线节点,其中该第一虚置栅极是经由一金属层电连接到一接地电压,以及一第二虚置栅邻近该第一虚置栅,其中该第二虚置栅与其中一该作为载入晶体管的P通道栅以及该作为驱动晶体管的N通道栅以该位线节点为中心对称。
详细信息 下载全文

申请号:202111588319.7 公开号:CN116403999A 主分类号:H01L27/02
申请人:联华电子股份有限公司 申请日:2021.12.23 公开日:2023.07.07
摘要:本发明提供一种静态随机存取存储器的布局图案,至少包含一PU1(第一上拉晶体管)、一PU2(第二上拉晶体管)、一PD1A(第一下拉晶体管)、一PD1B(第二下拉晶体管)、一PD2A(第三下拉晶体管)、一PD2B(第四下拉晶体管)、一PG1A(第一存取晶体管)、一PG1B(第二存取晶体管)、一PG2A(第三存取晶体管)、一PG2B(第四存取晶体管)位于该基底上,其中该PD1A与该PD1B相互并联,该PD2A与该PD2B相互并联,其中该多个栅极结构中包含有一第一J状栅极结构,且该第一J状栅极结构为一体成形的结构。
详细信息 下载全文

申请号:202310735864.7 公开号:CN119095371A 主分类号:H10B10/00
申请人:联华电子股份有限公司 申请日:2023.06.20 公开日:2024.12.06
摘要:本发明公开一种静态随机存取存储器(SRAM)的布局图案,包含一基底,多个鳍状结构与多个栅极结构位于基底上,以组成多个晶体管,其中多个晶体管包含有一第一上拉晶体管(PU1)、一第一下拉晶体管(PD1)、一第二上拉晶体管(PU2)、一第二下拉晶体管(PD2)、一第一存取晶体管(PG1A)、一第二存取晶体管(PG1B)、一第三存取晶体管(PG2A)以及一第四存取晶体管(PG2B)。一第一字线接触垫,连接第一存取晶体管(PG1A)的一栅极以及一第一字线,以及一第二字线接触垫,连接第二存取晶体管(PG1B)的一栅极以及一第二字线,其中第一字线接触垫与第二字线接触垫在垂直方向上不重叠。
详细信息 下载全文

57 条,当前第 11-20 条 首页 上一页 下一页 最后一页 返回搜索页
©2025 Patent9.com All rights reserved.蜀ICP备06009422号